Xilinx 提供各类文档、资源和设计方法,以协助您使用 Versal 架构进行开发。 如果您不确定使用 Versal ACAP 应该从哪里入手:
有关 Versal 培训课程的完整列表,请参阅 通用 Versal 培训。
开发板系统设计:提供通过原理图和开发板布局设计 PCB 开发板的指南。还涉及功率、热性能和信号完整性注意事项。
![]() |
DS956 | Versal Prime 系列:直流和交流开关特性 |
![]() |
DS957 | Versal AI Core 系列:直流和交流开关特性 |
![]() |
DS958 | Versal AI Edge 系列:直流和交流开关特性 |
![]() |
DS959 | Versal Premium 系列:直流和交流开关特性 |
![]() |
UG1506 | Versal ACAP 开发板系统设计方法指南 |
![]() |
UG1273 | Versal ACAP 设计指南 |
![]() |
DS950 | Versal 架构和产品数据表:概述 |
![]() |
AM011 | Versal ACAP 技术参考手册 |
![]() |
XMP453 | Versal Prime 系列产品选型指南 |
![]() |
XMP452 | Versal AI Core 系列产品选型指南 |
![]() |
XMP464 | Versal AI Edge 系列产品选型指南 |
![]() |
XMP465 | Versal ACAP HBM 系列产品选型指南 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
UG1556 | Power Design Manager 用户指南 |
![]() |
Power Design Manager (PDM) | |
![]() |
UG1275 | 适用于 Versal ACAP 的 Xilinx Power Estimator 用户指南 |
![]() |
Xilinx Power Estimator (XPE) | |
![]() |
Xilinx 产品的优化供电信息 | |
![]() |
XAPP1375 | 简化电源排序 |
![]() |
UG863 | Versal ACAP 中的配电系统 |
![]() |
XTP546 | 原理图检查表 |
![]() |
XAPP1377 | 设计散热器和散热解决方案 |
![]() |
PDN 模型 | |
![]() |
IBIS 模型 | |
![]() |
热模型 |
|
![]() |
UG997 | 用户指南:功耗分析与最优化 |
![]() |
AM006 | Versal ACAP System Monitor 架构手册 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
封装文件 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
UG863 | 适用于 PS、PMC、MIPI 和 GTY/GTYP 收发器接口的 PCB 准则 |
![]() |
AM011 | 处理系统架构 |
![]() |
PG313 | 引脚规则 |
![]() |
XD031 | 获取并验证 Versal ACAP 内存管脚分配 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
UG863 | 适用于 PS、PMC、MIPI 和 GTY/GTYP 收发器接口的 PCB 准则 |
![]() |
AM010 | Versal ACAP SelectIO 架构手册 |
![]() |
PG313 | 引脚规则 |
![]() |
PG320 | 高级 IO 向导产品指南 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
AM011 | 平台启动、控制和状态
|
![]() |
UG863 | 适用于 PS、PMC、MIPI 和 GTY/GTYP 收发器接口的 PCB 准则 |
![]() |
XTP546 | 原理图检查表 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
UG1556 | Power Design Manager 用户指南 |
![]() |
Power Design Manager (PDM) | |
![]() |
UG1275 | 适用于 Versal ACAP 的 Xilinx Power Estimator 用户指南 |
![]() |
Xilinx Power Estimator (XPE) | |
![]() |
XAPP1375 | 简化电源排序 |
![]() |
UG863 | Versal ACAP 中的配电系统 |
![]() |
PDN 模型 | |
![]() |
IBIS 模型 | |
![]() |
UG1099 | 用户指南:BGA 器件的推荐设计规则和策略 |
![]() |
热模型 | |
![]() |
XAPP1377 | 设计散热器和散热解决方案 |
![]() |
XTP546 | Versal ACAP 原理图查看检查表 |
![]() |
AM006 | Versal ACAP System Monitor 架构手册 |
![]() |
PG313 | 引脚规则 |
![]() |
UG863 | 内存接口的 PCB 指南 |
![]() |
XD032 | Hyperlinx Versal ACAP 存储器引脚分配的 DDR4 和 LPDDR4 时序模型 |
![]() |
XD031 | 获取并验证 Versal ACAP 内存管脚分配 |
![]() |
UG1506 | I/O 规划设计流程 |
![]() |
PG313 | 引脚规则 |
![]() |
UG863 | 适用于 PS、PMC、MIPI 和 GTY/GTYP 收发器接口的 PCB 准则 |
![]() |
UG938 | Vivado Design Suite 教程:设计分析与收敛技巧 |
![]() |
UG900 | Vivado Design Suite 用户指南:逻辑仿真 |
![]() |
UG937 | Vivado Design Suite 教程:逻辑仿真 |
![]() |
AM010 | Versal ACAP SelectIO 资源架构手册 |
![]() |
UG863 | 适用于 PS、PMC、MIPI 和 GTY/GTYP 收发器接口的 PCB 准则 |
![]() |
AM011 |
平台启动、控制和状态
|
![]() |
DS956 | 电源要求 - Versal Prime 系列 |
![]() |
DS957 | 电源要求 – Versal AI Core 系列 |
![]() |
DS958 | 电源要求 – Versal AI Edge 系列 |
![]() |
DS959 | 电源要求 - Versal Premium 系列 |
![]() |
XAPP1375 | 简化电源排序 |
![]() |
PG313 | Versal ACAP NoC IP 产品指南 |
![]() |
PG353 | Versal ACAP Soft DDR Memory Controller 产品指南 |
![]() |
UG1556 | Power Design Manager 用户指南 |
![]() |
UG1275 | 适用于 Versal ACAP 的 Xilinx Power Estimator 用户指南 |
![]() |
AM013 | Versal ACAP 封装和管脚架构手册 |
![]() |
热模型 | |
![]() |
Versal 3D 模型 | |
![]() |
XAPP1377 | 设计散热器和散热解决方案 |
![]() |
XTP546 | Versal ACAP 原理图查看检查表 |
![]() |
PG313 | 存储器接口调试 |
![]() |
UG1304 | 启动和配置
|
![]() |
AM002 | 环回(GTY、GTYP) |
![]() |
AM017 | 环回 (GTM) |
![]() |
UG1304 | PLM 错误 |
![]() |
UG1304 | PLM 构建标记
|
![]() |
AM011 | Versal ACAP 技术参考手册 |
![]() |
UG1506 | Versal ACAP 开发板系统设计方法指南 |
![]() |
Vivado 硬件管理器 |
|
![]() |
BSDL 文件 | |
![]() |
UG908 | Vivado 硬件管理器仪表板 |
![]() |
UG1283 | 创建启动图像 |
![]() |
PG352 | 使用 CIPS 的启动模式配置 |
![]() |
UG1304 | 启动与配置 |
![]() |
UG1305 | Versal 嵌入式设计教程 |
![]() |
AM012 | 注册参考手册 |
![]() |
AM011 | BootROM 错误代码 |
![]() |
UG1304 | PLM 错误代码 |
![]() |
Versal JTAG 启动教程 |